[4] También admite instrucciones Load acquire (LDAPR) (ARMv8.3-A), instrucciones Dot Product (ARMv8.4-A), el bit PSTATE Speculative Store Bypass Safe (SSBS) y las instrucciones de barreras de especulación (CSDB, SSBB, PSSBB) (ARMv8.5-A).
El rendimiento está dirigido a la "clase de portátiles", incluidos los dispositivos Windows 10,[8] competitive with Intel's Kaby Lake.
El diseño de referencia admite hasta 64 o 128 núcleos Neoverse N1.
[10][11] Cambios notables respecto al Cortex-A76: El Cortex-A76 está disponible como Núcleo SIP para los licenciatarios, y su diseño lo hace adecuado para la integración con otros núcleos SIP (por ejemplo, GPU, controlador de pantalla, DSP, procesador de imágenes, etc.) en un die que constituye un sistema en un chip (SoC).
El Cortex-A76 se utilizó por primera vez en el HiSilicon Kirin 980.