Nvidia NVENC

[3]​[4]​[5]​ Las tarjetas gráficas GeForce dirigidas al consumidor admiten oficialmente no más de 3 transmisiones de video codificadas simultáneamente, independientemente del número de tarjetas instaladas, pero esta restricción se puede eludir en los sistemas Linux y Windows aplicando un parche no oficial a los controladores.

Estas características se basan en núcleos CUDA para la aceleración de hardware.

La predicción ponderada no se admite si la sesión de codificación está configurada con tramas B (H.264).

No hay soporte B-Frame para la codificación HEVC, y el tamaño máximo de CU es 32 × 32.

NVIDIA GT 1030 y Mobile Quadro P500 son chips GP108 que no admiten el codificador NVENC.

[11]​ La GeForce MX350 es un chip GP107 cuyo codificador NVENC está desactivado durante la fabricación.

[15]​ Ampere tiene esencialmente el mismo motor de generación NVENC que Turing.

[16]​ La única diferencia sustancial es que NVDEC recibió soporte para la decodificación AV1 (con grano de película).

[17]​[18]​ El núcleo Nvidia NVENC SIP debe ser compatible con el controlador del dispositivo.

El controlador proporciona una o más interfaces (por ejemplo, OpenMAX IL) a NVENC.